Como parte de las actividades de la Rama Puebla del IEEE en INAOE, la Coordinación de Electronica de INAOE organiza el Primer Seminario en Nanoelectrónica y Diseño Avanzado 2007 con el objetivo de difundir los últimos avances en electrónica relacionados con la nanaoelectrónica y el diseño de circuitos electrónicos.

Alumnos de nivel licenciatura y estudiantes de maestría y doctorado de Ingeniería Electrónica y áreas afines podrán obtener información actualizada sobre tópicos relevantes en nanoelectrónica y diseño de circuitos de parte de especialistas en la materia provenientes de diversas instituciones del extranjero y de México.

El programa del Seminario se compone de contribuciones entrelazadas por parte del CAS-Tour y del Programa de Visitantes Distinguidos de la IEEE.

Este seminario ha sido resultado de los esfuerzos combinados de la Dirección de Investigación de INAOE, la Coordinación de Electrónica de INAOE, y los capítulos de Circuitos y Sistemas, de Dispositivos Electrónicos y de Computación de la Rama Puebla de la IEEE.

Sede

El seminario se llevara a cabo los días 12, 13 y 14 de septiembre de 2007 en las instalaciones de INAOE. Todas las ponencias se darán en el Auditorio del Centro de Información de INAOE.

Programa

 

Miércoles 12

Jueves 13

Viernes 14

9:45 – 10:00

Inauguración

10:00 – 11:30

M. C. Federico Lobato López
Senior IC Design Engineer, Freescale Mixed-Signal Technology Center (FMSTC)

Retos del Diseño Analógico en Tecnologías Nanométricas

Dr. Francisco J. Garcia Sanchez
Universidad Simón Bolivar, Caracas, Venezuela

De la Microelectrónica a la Nanoelectrónica: Una Visión de la Evolución de los Dispositivos Electrónicos.

[ Descargar Ponencia ]

Prof. Krishnendu Chakrabarty
Duke University, USA

Modular Testing of Core-Based System-on-Chip Integrated Circuits.

11:30 – 13:00

Prof. Rajendra Singh
Clemson University,
South Carolina, USA

Nanotechnology and Pathways to Green Energy Conversion

[ Descargar Ponencia ]

Prof. Naveen K. Yanduru
Design Manager, Texas Instruments, Inc. Dallas, Tx, USA

Front-ends in deep sub-micron CMOS with an example of a WCDMA, GSM/GPRS/EDGE receiver front-end without inter-stage SAW filter in 90nm CMOS.

Dr. Mauricio Terrones
Advanced Materials Department, IPICyT, San Luis Potosí, México.

Recent Advances on N-doped Carbon Nanotubes: Applications
and Biocompatibility

13:00

Clausura



Informes y Registro

ajdiaz@inaoep.mx
Tel y Fax: (222) 2470517